Apacer Memory Product Specification 2GB DDR3 SDRAM 72bit SO-DIMM Part Number Bandwidth 78.A2GCB.AF10C Speed Grade Max CAS Frequency Latency 8.5GB/sec 1066Mbps 533MHz CL7 Density Organization 2GB 256Mx72 Component Number of Composition Rank 256Mx8 * 9 1 Specifications z z z z z z Support ECC error detection and correction On DIMM Thermal Sensor: YES Density:2GB Organization - 256 word x 72 bits, 1rank Mounting 9 pieces of 2G bits DDR3 SDRAM sealed FBGA Package: 204-pin socket type small outline dual in line memory module (SO-DIMM) --- PCB height: --- Lead pitch: 30.0mm 0.6mm (pin) --- Lead-free (RoHS compliant) z Power supply: VDD = 1.5V + 0.075V z Eight internal banks for concurrent operation ( components) z Interface: SSTL_15 z Burst lengths (BL): 8 and 4 with Burst Chop (BC) z /CAS Latency (CL): 6,7,8,9 z /CAS Write latency (CWL): 5,6,7 z Precharge: Auto precharge option for each burst access z Refresh: Auto-refresh, self-refresh z Refresh cycles --- Average refresh period 7.8 at 0 < TC < +85 3.9 at +85 < TC < +95 z Operating case temperature range --- TC = 0 to +95 z Serial presence detect (SPD) z VDDSPD = 3.0V to 3.6V Apacer Memory Product Specification Features z z z z z z z z z z z z z z z z Double-data-rate architecture; two data transfers per clock cycle. The high-speed data transfer is realized by the 8 bits prefetch pipelined architecture. Bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center aligned with data for WRITEs. Differential clock inputs (CK and /CK) DLL aligns DQ and DQS transitions with CK transitions Commands entered on each positive CK edge; data and data mask referenced to both edges of DQS. Data mask (DM) for write data. Posted /CAS by programmable additive latency for better command and data bus efficiency. On-Die-Termination (ODT) for better signal quality --- Synchronous ODT --- Dynamic ODT --- Asynchronous ODT Multi Purpose Register (MPR) for temperature read out. ZQ calibration for DQ drive and ODT. Programmable Partial Array Self-Refresh (PASR) /RESET pin for Power-up sequence and reset function. SRT range: --- Normal/extended --- Auto/manual self-refresh Programmable Output driver impedance control Description The 78.A2GCB.AF10C is a 256MX72 DDR3 SDRAM high density SO-UDIMM. This memory module consists of eighteen CMOS 256MX8 bits with 8 banks DDR3 synchronous DRAMs in BGA packages and a 2K EEPROM in an 8-pin MLF package. This module is a 204-pin small outline dual in line memory module and is intended for mounting into a connector socket. Decoupling capacitors are mounted on the printed circuit board for each DDR3 SDRAM. Apacer Memory Product Specification Pin Configurations 204-PIN DDR3 SO-UDIMM FRONT Pin 1 Name Pin VREFDQ 53 204-PIN DDR3 SO-UDIMM BACK Name Pin Name Pin Name Pin Name Pin Name Pin Name Pin Name VSS 105 A1 157 DM5 2 VSS 54 DQ28 106 A2 158 VSS 3 VSS 55 DQ24 107 A0 159 DQ42 4 DQ4 56 DQ29 108 BA1 160 DQ46 5 DQ0 57 DQ25 109 VDD 161 DQ43 6 DQ5 58 VSS 110 VDD 162 DQ47 7 DQ1 59 DM3 111 CK0 163 VSS 8 VSS 60 DQS3# 112 CK1 164 VSS 9 VSS 61 VSS 113 CK0# 165 DQ48 10 DQS0# 62 DQS3 114 CK1# 166 DQ52 11 DM0 63 DQ26 115 VDD 167 DQ49 12 DQS0 64 VSS 116 VDD 168 DQ53 13 DQ2 65 DQ27 117 A10/AP 169 VSS 14 VSS 66 DQ30 118 NC/CS3# 170 VSS 15 DQ3 67 VSS 119 BA0 171 DQS6# 16 DQ6 68 DQ31 120 NC/CS2# 172 DM6 17 VSS 69 CB0 121 WE# 173 DQS6 18 DQ7 70 VSS 122 RAS# 174 DQ54 19 DQ8 71 CB1 123 VDD 175 VSS 20 VSS 72 CB4 124 VDD 176 DQ55 21 DQ9 73 VSS 125 CAS# 177 DQ50 22 DQ12 74 CB5 126 ODT0 178 VSS 23 VSS 75 DQS8# 127 CS0# 179 DQ51 24 DQ13 76 DM8 128 ODT1 180 DQ60 25 DQS1# 77 DQS8 129 CS1# 181 VSS 26 VSS 78 VSS 130 A13 182 DQ61 27 DQS1 79 VSS 131 VDD 183 DQ56 28 DM1 80 CB6 132 VDD 184 VSS 29 VSS 81 CB2 133 DQ32 185 DQ57 30 RESET# 82 CB7 134 DQ36 186 DQS7# 31 DQ10 83 CB3 135 DQ33 187 VSS 32 VSS 84 VREFCA 136 DQ37 188 DQS7 33 DQ11 85 VDD 137 VSS 189 DM7 34 DQ14 86 VDD 138 VSS 190 VSS 35 VSS 87 CKE0 139 DQS4# 191 DQ58 36 DQ15 88 A15* 140 DM4 192 DQ62 37 DQ16 89 CKE1 141 DQS4 193 DQ59 38 VSS 90 A14* 142 DQ38 194 DQ63 39 DQ17 91 BA2 143 VSS 195 VSS 40 DQ20 92 A9 144 DQ39 196 VSS 41 VSS 93 VDD 145 DQ34 197 SA0 42 DQ21 94 VDD 146 VSS 43 DQS2# 95 A12/BC# 147 DQ35 199 VDDSPD 44 DM2 96 A11 148 DQ44 200 SDA 45 DQS2 97 A8 149 VSS 201 SA1 46 VSS 98 A7 150 DQ45 202 SCL 47 VSS 99 A5 151 DQ40 203 VTT 48 DQ22 100 A6 152 VSS 204 VTT 49 DQ18 101 VDD 153 DQ41 50 DQ23 102 VDD 154 DQS5# 51 DQ19 103 A3 155 VSS 52 VSS 104 A4 156 DQS5 Notes: * These pins are not used in this module. 198 EVENT#* Apacer Memory Product Specification Pin Description Pin name Function A0 to A14 Address input Row address Column address A10 (AP) Auto precharge A12 (/BC) Burst chop BA0,BA1,BA2 Bank select address DQ0 to DQ63 Data input/output /RAS Row address strobe command /CAS Column address strobe command /WE Write enable /CS0,/CS1 Chip select CKE0,CKE1 Clock enable CK0,CK1 Clock input /CK0,/CK1 Differential clock input DQS0 to DQS7,/DQS0 to /DQS7 Input and output data strobe DM0 to DM7 Input mask SCL Clock input for serial PD SDA Data input/output for serial PD SA0,SA1 Serial address input VDD Power for internal circuit VDDSPD Power for serial EEPROM VREFCA Reference voltage for CA VREFDQ Reference voltage for DQ VSS Ground VTT I/O termination supply for SDRAM /RESET Set DRAM to known state ODT0,ODT1 ODT control /EVENT Temperature event pin NC No connection A0 to A14 A0 to A9 Apacer Memory Product Specification Functional Block Diagram Figure 2: Functional Block Diagram S0# DQS0# DQS0 DM0 DQS4# DQS4 DM4 DM CS# DQ DQS# DQS1# DQS1 DM1 DQ0 DQ1 DQ2 DQ3 DQ4 DQ5 DQ6 DQ7 DQ DQ DQ DQ DQ DQ DQ DQ U1 ZQ VSS DQS5# DQS5 DM5 DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39 DQS2# DQS2 DM2 DQ DQ DQ DQ DQ DQ DQ DQ U2 ZQ VSS DQS6# DQS6 DM6 DQ40 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47 DQS3# DQS3 DM3 DQ DQ DQ DQ DQ DQ DQ DQ U3 ZQ VSS DQS7# DQS7 DM7 DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 DQ54 DQ55 DQ DQ DQ DQ DQ DQ DQ DQ DQ56 DQ57 DQ58 DQ59 DQ60 DQ61 DQ62 DQ63 U4 ZQ DQS8# DQS8 DM8 VSS DQ DQ DQ DQ DQ DQ DQ DQ VDD VTT U5 ZQ VSS Note: DM DQ DQ DQ DQ DQ DQ DQ DQ DM DQ DQ DQ DQ DQ DQ DQ DQ DDR3 SDRAMs CK1 CK1# CS# DQ DQS# Clock, control, command, and address line terminations: U7 DDR3 SDRAM CKE0, A[15/14/13:0], RAS#, CAS#, WE#, ODT0, BA[2:0], S0# ZQ CS# DQ DQS# VTT DDR3 SDRAM VDD CK CK# U10 Temperature sensor/ SPD EEPROM U8 SCL ZQ EVT A0 SDA A1 A2 SA0 SA1 SA2 EVENT# CS# DQ DQS# U9 ZQ VSS VDDSPD DM CS# DQ DQS# CB0 CB1 CB2 CB3 CB4 CB5 CB6 CB7 DM DQ DQ DQ DQ DQ DQ DQ DQ BA[2:0]: DDR3 SDRAM A[15/14/13:0] : DDR3 SDRAM RAS#: DDR3 SDRAM CAS#: DDR3 SDRAM WE#: DDR3 SDRAM CKE0: DDR3 SDRAM ODT0: DDR3 SDRAM RESET#: DDR3 SDRAM CK0 CK0# ZQ VSS DM CS# DQ DQS# DQ24 DQ25 DQ26 DQ27 DQ28 DQ29 DQ30 DQ31 U6 VSS DM CS# DQ DQS# DQ16 DQ17 DQ18 DQ19 DQ20 DQ21 DQ22 DQ23 CS# DQ DQS# VSS DM CS# DQ DQS# DQ8 DQ9 DQ10 DQ11 DQ12 DQ13 DQ14 DQ15 DM DQ DQ DQ DQ DQ DQ DQ DQ BA[2:0] A[15/14/13:0] RAS# CAS# WE# CKE0 ODT0 RESET# Temperature sensor/SPD EEPROM DDR3 SDRAM Control, command, and address termination VREFCA DDR3 SDRAM VREFDQ DDR3 SDRAM VSS DDR3 SDRAM 1. The ZQ ball on each DDR3 component is connected to an external 240 1% resistor that is tied to ground. It is used for the calibration of the component's ODT and output driver. Apacer Memory Product Specification Dimensions (All dimensions are in millimeters with 0.15mm tolerance unless specified otherwise.) Mouser Electronics Authorized Distributor Click to View Pricing, Inventory, Delivery & Lifecycle Information: Apacer: 75.A73AR.G04